首页> 中文期刊> 《北京邮电大学学报》 >JPEG2000 EBCOT编码器的VLSI结构设计

JPEG2000 EBCOT编码器的VLSI结构设计

         

摘要

采用并行运算和动态内存控制DMC(dynamicmemorycontrol)的结构完成了EBCOT(em-beddedblockcodingwithoptimizedtruncation)编码器的VLSI设计.在保证编码速度的前提下,最大限度降低了片内存储器的访问频率,同时将片内小波系数缓存量减少了60%以上.在200MHz的工作主频下,每秒可以完成20帧分辨率为1024×1024×24比特图像的JPEG2000编码.该E-BCOT编码器已经作为单独的IP核应用于目前正在开发的JPEG2000图像编解码芯片中.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号