首页> 中文期刊> 《计算机仿真》 >基于FPGA的线性可变码位控制全数字锁相环的设计与仿真

基于FPGA的线性可变码位控制全数字锁相环的设计与仿真

         

摘要

线性可变码位控制全数字锁相环(LVBC-DPLL)具有环路捕捉时间快的特点.该文介绍了以EDA技术作为开发手段的LVBC-DPLL的设计与实现,并分析了系统的稳态性能及仿真结果.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号