声明
第一章绪 论
1.1 研究背景
1.2 研究目的和意义
1.3 国内外研究现状及发展趋势
1.4 本文的主要内容及结构安排
第二章二进制乘法器设计原理
2.1 二进制乘法器简介
2.2 高速并行乘法器的组成
2.3 Booth 算法概述
2.3.1 基-2 的 Booth编码
2.3.2 基-4 的 Booth编码
2.3.3 高基数的 Booth 编码
2.4 压缩器单元
2.5 本章小结
第三章新型近似二进制乘法器设计
3.1 高基数近似的混合基数 Booth编码方法
3.1.1 混合基数 Booth 编码
3.1.2 近似高基数 Booth 编码
3.1.3 误差模型推导
3.2 近似 4-2 压缩器
3.2.1 近似 4-2 压缩器的逻辑设计
3.2.2 近似 4-2 压缩器电路设计性能仿真
3.2.3 近似 4-2 压缩器的精度分析
3.3 近似二进制乘法器的整体设计
3.3.1 部分积的符号位扩展与优化
3.3.2 乘法器的部分积压缩树
3.3.3 近似压缩器的使用
3.4 本章小结
第四章基于近似计算的二进制乘法器的设计仿真与对比分析
4.1 需要对比的乘法器选型
4.2 精度指标对比与分析
4.2.1 运算位宽为 8×8 的近似乘法器实验结果
4.2.2 运算位宽为 12×12的近似乘法器实验结果
4.2.3 运算位宽为 16×16的近似乘法器实验结果
4.2.4 本节小结
4.3 硬件性能指标对比与分析
4.3.1 运算位宽为 8×8 的近似乘法器实验结果
4.3.2 运算位宽为 12×12的近似乘法器实验结果
4.3.3 运算位宽为 16×16的近似乘法器实验结果
4.3.4 本节小结
4.4 本章小结
第五章基于近似计算的二进制乘法器的应用
5.1.1 实验原理
5.1.2 实验结果对比与分析
5.2 离散余弦变换
5.2.1 实验原理
5.2.2 实验结果对比与分析
5.3.1 实验原理
5.3.2 实验结果对比与分析
5.4 本章小结
第六章总结与展望
6.1 全文总结
6.2 工作展望
致 谢
参考文献
攻读硕士学位期间取得的成果
电子科技大学;