【24h】

Ultra low voltage CMOS

机译:超低压CMOS

获取原文
获取原文并翻译 | 示例

摘要

Power dissipation is one of the major design concerns for nano-scale CMOS systems. In this talk I will first present ultra low voltage design challenges for both logic and memory considering different levels of design abstraction - device, circuit, and architecture. In the second part of the talk, I will present ultra-dynamic voltage scaling to have the maximum dynamic range of Vdd. Such adaptive supply scaling can provide the required performance at minimum power dissipation under varied load condition.
机译:功耗是纳米级CMOS系统的主要设计问题之一。在本次演讲中,我将首先针对逻辑和存储器提出超低压设计挑战,同时考虑不同级别的设计抽象(设备,电路和体系结构)。在演讲的第二部分,我将介绍超动态电压缩放,以使最大动态范围为Vdd。这样的自适应电源缩放可以在变化的负载条件下以最小的功耗提供所需的性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号