首页> 外文会议>IEEE International Conference on Nanotechnology >Low-power multiple-valued SRAM logic cells using single-electron devices
【24h】

Low-power multiple-valued SRAM logic cells using single-electron devices

机译:使用单电子器件的低功耗多值SRAM逻辑单​​元

获取原文

摘要

This paper presents single electron tunneling (SET) based static memory cells for multiple-valued logic applications. All simulations are conducted using Monte Carlo simulation tools. In particular, a ternary SRAM cell is designed using the proposed architecture with standby power consumption of 0.98nW and logic margin of 270mV at temperature of 77K.
机译:本文介绍了用于多值逻辑应用的基于单电子隧道(SET)的静态存储器单元。所有模拟都是使用Monte Carlo仿真工具进行的。特别是,使用所提出的架构设计了一个三元SRAM单元,待机功耗为0.98NW,逻辑边距为77K的温度,270mV。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号