一款基于FPGA的以太网数据采集与存储系统

摘要

本文使用ISE14.7,在搭载Xilinx Virtex-6FPGA的ML605开发板上实现了一套千兆以太网数据采集与存储电路.本文首先分析电路方案的选型,然后介绍了AXI4总线、TEMAC IP核、FIFO IP核和SATA2IP核,最后介绍了核之间的互联与控制逻辑.本电路采用FIFO作为数据缓冲器与位宽转换器,简化了逻辑复杂度.本设计经过综合实现并下载到ML605开发板进行验证,能够在近千兆以太网带宽的情况下完成数据的采集与存储的过程.本文最后对工作做出了总结,并指出了未来改进的方向.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号