首页> 中文会议>第十届全国半导体集成电路、硅材料学术会 >采用选通比较技术设计CMOS 12bitA/D转换器

采用选通比较技术设计CMOS 12bitA/D转换器

摘要

该文采用的选通比较技术显著改善了CMOS12bit逐次近似A/D转换器中CMOS比较器的高分辨率和快速响应的矛盾,对A/D内部的CMOS电压型D/A采用译码分段梯形网络设计技术,保证12bitA/D转换器具有较高的初始精度和转换速度。结果表明:CMOS12bit逐次近似A/D转换器未修调线性误差:0.06℅,转换时间:40μs,功耗:20mW。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号