首页> 中文会议>第十六届全国测试与故障诊断技术研讨会 >基于FPGA的多路同步频率计的设计与实现

基于FPGA的多路同步频率计的设计与实现

摘要

本文基于冗余惯组测试系统的需要,设计了一种十四路同步频率计,采用一种可以精确控制闸门时间的方法.设计中,采用cyclone系列芯片作为FPGA的核心芯片;通过PC104实现对FPGA的读、写以及路选信号的控制,简单易行.软件采用C语言进行编程.最后采用FPGA开发板进行实验,结果证明,本计数器能够很好地实现十四路信号的同步计数,而且计数结果非常准确,达到了预期的效果.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号